מהו SDRAM (זיכרון דינמי סינכרוני עם גישה אקראית)? [MiniTool Wiki]
What Is Sdram
ניווט מהיר :
אתה יכול למצוא סוגים שונים של זיכרון RAM בשוק, למשל, זיכרון SRAM . פוסט זה מדבר בעיקר על SDRAM, אז אם אתה רוצה לדעת סוגים אחרים של זיכרון RAM, עבור אל MiniTool אתר אינטרנט.
מבוא ל- SDRAM
מה זה SDRAM? זה קיצור של זיכרון גישה אקראית דינמית סינכרונית וזה כל זיכרון גישה אקראית דינמית ( דְרָמָה ) שבו מתאם את פעולת ממשק הסיכה החיצוני על ידי אות שעון חיצוני.
ל- SDRAM יש ממשק סינכרוני שדרכו ניתן לזהות את שינוי קלט הבקרה לאחר הקצה העולה של קלט השעון שלו. בסדרת SDRAM המתוקננת על ידי JEDEC, אות השעון שולט על דריכת מכונת המצב הסופית הפנימית בתגובה לפקודות נכנסות.
ניתן לבצע צינורות של פקודות אלה כדי לשפר את הביצועים ולהשלים את הפעולות שהתחילו בעבר תוך קבלת פקודות חדשות. הזיכרון מחולק למספר חלקים שווים אך עצמאיים (הנקראים בנקים) כך שהמכשיר יכול לפעול על פי פקודות הגישה לזיכרון בכל בנק בו זמנית, ולהאיץ את מהירות הגישה באופן משולב.
בהשוואה ל- DRAM אסינכרוני, הדבר גורם ל- SDRAM להיות בעלות מקבילות גבוהות יותר ושיעורי העברת נתונים גבוהים יותר.
היסטוריה של SDRAM
בשנת 1992 פרסמה סמסונג את שבב הזיכרון המסחרי הראשון SDRAM - KM48SL2000 בנפח של 16 Mb. היא יוצרה על ידי סמסונג אלקטרוניקה תוך שימוש בתהליך ייצור CMOS (מתכת-תחמוצת-מוליכים למחצה) משלימה והופקה בהמוניה בשנת 1993
בשנת 2000, SDRAM החליפה כמעט את כל סוגי ה- DRAM האחרים במחשבים מודרניים בשל ביצועים גבוהים יותר.
זמן ההשהיה של SDRAM אינו מטבעו נמוך יותר (מהיר יותר) מ- DRAM אסינכרוני. למעשה, בשל היגיון נוסף, SDRAM מוקדם היה איטי יותר מ- EDO DRAM שהתפרץ באותה תקופה. היתרון של חציצה פנימית של SDRAM נובע מהיכולת שלה לשלב פעולות למספר בנקים של זיכרון, ובכך להגדיל את רוחב הפס האפקטיבי.
כיום כמעט כל ייצור ה- SDRAM עומד בסטנדרטים שנקבעו על ידי התאחדות תעשיית האלקטרוניקה - JEDEC, המשתמשת בסטנדרטים פתוחים לקידום יכולת הפעולה ההדדית של רכיבים אלקטרוניים.
SDRAM מספק גם זנים רשומים למערכות הדורשות מדרגיות רבה יותר, כגון שרתים ותחנות עבודה. יתרה מכך, כיום יצרניות ה- SDRAM הגדולות בעולם כוללות את סמסונג אלקטרוניקה, פנסוניק, מיקרון טכנולוגיה והייניקס.
דורות של SDRAM
DDR SDRAM
הדור הראשון של SDRAM הוא DDR SDRAM , ששימש להפיכת רוחב פס רב יותר למשתמשים. זה משתמש באותה פקודה, המקובלת פעם אחת במחזור, אך קוראת או כותבת שתי מילות נתונים בכל מחזור שעון. ממשק DDR משיג זאת על ידי קריאה וכתיבה של נתונים על הקצוות העולים והנופלים של אות השעון.
DDR2 SDRAM
DDR2 SDRAM דומה למדי ל- DDR SDRAM, אך יחידת הקריאה והכתיבה המינימלית מוכפלת שוב כדי להגיע לארבע מילים רצופות. פרוטוקול האוטובוסים הופשט גם כדי להשיג ביצועים גבוהים יותר. (בפרט, פקודת 'סיום פרץ' מוסרת.) זה מאפשר להכפיל את קצב האוטובוס של SDRAM מבלי להגדיל את קצב השעון של פעולות זיכרון RAM פנימיות.
DDR3 SDRAM
DDR3 SDRAM ממשיך במגמה זו, ומכפיל את יחידת הקריאה או הכתיבה המינימלית לשמונה מילים רצופות. זה מאפשר להכפיל את רוחב הפס ואת קצב האוטובוסים החיצוני מבלי לשנות את קצב השעון לפעולות פנימיות, רק לרוחב. כדי לשמור על העברות של 800-1600 M / שניות (שני הקצוות של השעון 400-800 מגה הרץ), על מערך ה- RAM הפנימי לבצע משיכות של 100-200 M לשנייה.
DDR4 SDRAM
DDR4 SDRAM אינו מכפיל שוב את רוחב ההרשמה הפנימי, אלא משתמש באותה אחזור 8n כמו DDR3. מתח ההפעלה של שבב DDR4 הוא 1.2 וולט ומטה.
DDR5 SDRAM
למרות ש DDR5 טרם פורסם, מטרתו להכפיל את רוחב הפס של DDR4 ולהפחית את צריכת החשמל.
יורשי ה- SDRAM נכשלו
RAMBUS DRAM (RDRAM)
RDRAM הייתה טכנולוגיה קניינית שהתחרתה עם DDR. מחירו הגבוה יחסית וביצועיו המאכזבים (עקב השהיות גבוהות וערוצי נתונים צרים של 16 סיביות לעומת ערוצי 64 סיביות של DDR) גרמו לו לאבד את התחרות על SDR DRAM.
DRAM עם קישור סינכרוני (SLDRAM)
SLDRAM שונה מ- SDRAM רגיל בכך שהשעון נוצר על ידי מקור הנתונים (שבב SLDRAM במקרה של פעולת קריאה) והועבר באותו כיוון כמו הנתונים, ובכך צמצם מאוד את הטיית הנתונים. כדי למנוע את הצורך להשהות כאשר מקור ה- DCLK משתנה, כל פקודה ציינה את צמד ה- DCLK בו ישתמש.
זיכרון ערוץ וירטואלי (VCM) SDRAM
VCM היה סוג קנייני של SDRAM שתוכנן על ידי NEC, אך הוא שוחרר כסטנדרט פתוח ולא גבה דמי רישיון. זה תואם לסיכה עם SDRAM רגיל, אך הפקודות שונות.
טכנולוגיה זו הייתה מתחרה פוטנציאלי של RDRAM מכיוון ש- VCM לא היה יקר כמו RDRAM. מודול זיכרון הערוץ הווירטואלי (VCM) תואם מכנית וחשמלית עם SDRAM רגיל, כך שהתמיכה בשניהם תלויה רק בתפקודו של בקר הזיכרון.